采样锁相环电路、方法、时钟发生器及电子设备
基本信息
申请号 | CN202111411482.6 | 申请日 | - |
公开(公告)号 | CN114095016A | 公开(公告)日 | 2022-02-25 |
申请公布号 | CN114095016A | 申请公布日 | 2022-02-25 |
分类号 | H03L7/08(2006.01)I;H03L7/087(2006.01)I | 分类 | 基本电子电路; |
发明人 | 杨锦城;许长喜;史明甫 | 申请(专利权)人 | 宁波奥拉半导体股份有限公司 |
代理机构 | 深圳市嘉勤知识产权代理有限公司 | 代理人 | 董琳 |
地址 | 315000浙江省宁波市杭州湾新区滨海四路866号7幢二楼 | ||
法律状态 | - |
摘要
摘要 | 一种采样锁相环电路、方法、时钟发生器及电子设备,电路包括控制模块,用于获取所述采样锁相环电路输出的反馈时钟信号,根据所述反馈时钟信号输出反馈信号,并控制所述反馈信号与一恒定的量之间满足预设关系;采样锁相模块,与所述控制模块连接,用于根据参考时钟信号将所述满足所述预设关系的反馈信号进行相位锁定。通过控制模块控制采样锁相环电路输出的反馈信号与恒定的量满足预设关系,使得采样锁相环电路的带宽保持基本恒定并且不随环境PVT的变化而变化,从而降低了环境变化对SPLL的环路带宽的影响,有效提高了SPLL的稳定性和环境适应性,提高了SPLL的相位噪声和抖动性能。 |
