一种可重构芯片的内存耦合编译方法及系统
基本信息
申请号 | CN202011554667.8 | 申请日 | - |
公开(公告)号 | CN112269581B | 公开(公告)日 | 2021-07-02 |
申请公布号 | CN112269581B | 申请公布日 | 2021-07-02 |
分类号 | G06F8/41;G06F9/54;G06F15/78 | 分类 | 计算;推算;计数; |
发明人 | 胡俊宝;张振;欧阳鹏 | 申请(专利权)人 | 北京清微智能科技有限公司 |
代理机构 | 北京索睿邦知识产权代理有限公司 | 代理人 | 李根 |
地址 | 100192 北京市海淀区宝盛南路1号院26号楼2层201 | ||
法律状态 | - |
摘要
摘要 | 本发明提供一种可重构芯片的内存耦合编译方法及系统,包括:获取DFG数据流图的周期数;通过映射时间差获取所述周期数的线性转换矢量;判断是否能通过启发式算法获取所述线性转换矢量的线性数组,根据判断结果或通过所述当前DFG数据流图获取内存映射结果,获调整当前DFG数据流图,直到获取到所述线性数组为止。本发明通过对DFG数据流图中各节点的调整,使其满足可获取线性数组的要求,大幅缩减了编译时间,用户的编译体验感很强。实用性很高,不仅可用了可重构加速芯片,而且对于可编程器件上都有极高的复用性。 |
