一种基于RISC_V串行FLASH系统架构的高效CPU指令读取法
基本信息
申请号 | CN201910223767.3 | 申请日 | - |
公开(公告)号 | CN110058885A | 公开(公告)日 | 2019-07-26 |
申请公布号 | CN110058885A | 申请公布日 | 2019-07-26 |
分类号 | G06F9/30(2006.01)I | 分类 | 计算;推算;计数; |
发明人 | 饶勇; 黄勇华; 吴海龙; 徐桂洪 | 申请(专利权)人 | 威海优微科技有限公司 |
代理机构 | - | 代理人 | - |
地址 | 264200 山东省威海市高区火炬路213-2创新创业基地A座912室 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了CPU指令读取技术,尤其是涉及一种基于RISC_V串行FLASH系统架构的高效CPU指令读取法。该一种基于RISC_V串行FLASH系统架构的高效CPU指令读取法,硬件架构内cache line共16条;每次CPU读取某条地址的指令时,硬件逻辑会在16条Cache line中做地址匹配,当指令地址已经存在于当前的指令缓存中,则直接从SRAM中读取指令;当CPU读取的指令地址不存在于当前的指令缓存中时,逻辑才会发起对FLASH访问命令,并一次性读取一定条数的地址连续的指令并存储到SRAM中,用于替换旧的缓存指令。其有益效果是:降低了企业生产成本,降低了企业的经济损失,给企业正常运营带来极大的便利。 |
