一种基于CFO自适应技术的时钟同步模块

基本信息

申请号 CN202010021627.0 申请日 -
公开(公告)号 CN111294195A 公开(公告)日 2020-06-16
申请公布号 CN111294195A 申请公布日 2020-06-16
分类号 H04L7/00(2006.01)I 分类 -
发明人 唐受功;朱国方;吴娟 申请(专利权)人 杭州华冲诊断设备有限公司
代理机构 杭州杭诚专利事务所有限公司 代理人 杭州华冲科技有限公司;杭州华冲诊断设备有限公司
地址 311200浙江省杭州市萧山区经济技术开发区通惠北路16号
法律状态 -

摘要

摘要 本发明公开了一种基于CFO自适应技术的时钟同步模块,包括:同步单元,接收外部信号,并进行混频和解调;FPGA,通过CFO自适应技术控制同步单元进行误差纠偏;ADC,接收同步单元输出的解调信号并进行模数转换。所述同步单元为两级超外差结构。其中第一级混频所需的本振用DDS实现。ADC则采用高速采样高精度器件方案。本发明的实质性效果包括:在设计上仅依靠外部接收机电路结构的自然属性,利用FPGA做算法处理,进行频率自纠偏,使得链路上最终本地时钟和ADC时钟达到同步,算法简单实用,很实现误图率和误包率降低,射频性能也更优。