时钟同步方法、装置及具有该装置的射频芯片电路

基本信息

申请号 CN201210090005.9 申请日 -
公开(公告)号 CN102624382B 公开(公告)日 2015-06-03
申请公布号 CN102624382B 申请公布日 2015-06-03
分类号 H03L7/06(2006.01)I 分类 基本电子电路;
发明人 李志俊;郑卫国;叶晖;梁晓峰;罗伟良 申请(专利权)人 广州市广晟微电子有限公司
代理机构 北京集佳知识产权代理有限公司 代理人 逯长明
地址 510630 广东省广州市番禺区小谷围街外环西路100号广东工业大学理学馆601-609、629室
法律状态 -

摘要

摘要 本发明公开了一种时钟同步方法、装置及具有该装置的射频芯片电路,其方法为:在射频芯片复位和发射电路不工作时,使带相位处理的计数器清零,生成同步时钟为0电平以降低射频芯片的功耗;该同步时钟在接收到内部时钟同步脉冲时,其相位根据内部时钟上升沿调整;该同步时钟在接收到外部时钟同步脉冲时,其相位根据外部时钟上升沿调整;同时,在未接收到内部或外部时钟同步脉冲的情况下,也可通过复用PLL电路使带相位处理的计数器生成相位可调的生成同步时钟。相位可调确保了时钟沿和数据的相位关系,使射频芯片可以正确接收需发射的数据,通过上述本发明公开的方法能够实现低依赖性、低成本且低功耗的目的。