增强型时钟控制比较器失调误差的后台校正电路及方法
基本信息
申请号 | CN201911265049.9 | 申请日 | - |
公开(公告)号 | CN111030650A | 公开(公告)日 | 2020-04-17 |
申请公布号 | CN111030650A | 申请公布日 | 2020-04-17 |
分类号 | H03K5/24 | 分类 | 基本电子电路; |
发明人 | 李昌红;杜翎;吴霜毅 | 申请(专利权)人 | 成都铭科思微电子技术有限责任公司 |
代理机构 | 成都其高专利代理事务所(特殊普通合伙) | 代理人 | 成都铭科思微电子技术有限责任公司 |
地址 | 610000 四川省成都市成华区二环路东三段14号 | ||
法律状态 | - |
摘要
摘要 | 本发明涉及模拟集成电路设计领域,具体而言,涉及增强型时钟控制比较器失调误差的后台校正电路及方法,该后台校正电路包括主放大器和辅助放大器,详细地,主放大器与辅助放大器互相配合,将输入失调误差放大并存储在电容中,在放大周期时减去失调存储电容中的差值,辅助放大器将失调误差放大倍数,如此,实现足够高的校正精度。进一步地,辅助放大器的失调误差通过额外的辅助放大器进行校正,进一步降低了输出端的失调误差残留,保证了输出结果的准确率。 |
