锁存型比较器失调误差的后台校正电路及方法
基本信息
申请号 | CN201910692130.9 | 申请日 | - |
公开(公告)号 | CN110474638A | 公开(公告)日 | 2019-11-19 |
申请公布号 | CN110474638A | 申请公布日 | 2019-11-19 |
分类号 | H03M1/10(2006.01)I | 分类 | 基本电子电路; |
发明人 | 杜翎; 刘学; 徐振涛; 杨荣彬; 胡国林 | 申请(专利权)人 | 成都铭科思微电子技术有限责任公司 |
代理机构 | 成都其高专利代理事务所(特殊普通合伙) | 代理人 | 成都铭科思微电子技术有限责任公司 |
地址 | 610000 四川省成都市成华区二环路东三段14号 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了锁存型比较器失调误差的后台校正电路及方法,包括相互连接的锁存型比较器(1)和校正电路(2),所述锁存型比较器(1)包括主输入对管、尾电流开关Q103、负载电路、复位电路、与门及选择器,在主输入对管的漏端设置有MOS管Q104和MOS管Q105所构成的辅助输入对管,且在辅助输入对管的源端上连接有尾电流开关Q106,且尾电流开关Q106与尾电流开关Q103共接;不增加锁存型比较器输出端的负载,在主输入对管的漏端仅额外增加一对辅助输入对管。 |
