可编程逻辑芯片时钟网络资源的测试方法

基本信息

申请号 CN202110425046.8 申请日 -
公开(公告)号 CN113157507A 公开(公告)日 2021-07-23
申请公布号 CN113157507A 申请公布日 2021-07-23
分类号 G06F11/22(2006.01)I 分类 计算;推算;计数;
发明人 王方园;谭江;蒋义冠;许明亮 申请(专利权)人 深圳市紫光同创电子有限公司
代理机构 深圳国新南方知识产权代理有限公司 代理人 胡志桐
地址 518000广东省深圳市南山区粤海街道高新区社区高新南一道015号国微研发大楼401
法律状态 -

摘要

摘要 本发明提供了一种可编程逻辑芯片时钟网络资源的测试方法,包括:配置专用时钟输入端口为普通输入输出端口;接收自所述普通输入输出端口输入的时钟信号;配置所述时钟信号的传输路径并连接至时钟网络;其中,所述传输路径包括依次传递所述时钟信号的所述普通输入输出端口、可编程互连线、专用时钟端口的输出逻辑、I O BANK、专用时钟端口的输出逻辑、所述时钟网络。本发明的测试方法,通过配置专用时钟输入端口为普通输入输出端口,接收自所述普通输入输出端口输入的时钟信号并连接至时钟网络;从而可以只使用一个输入输出端口作为时钟的输入端口同时可以遍历到所有的专用时钟输入端口,减少测试激励所使用输入输出端口的数量,提高覆盖率。