基于FPGA的上电复位电路及上电复位方法
基本信息
申请号 | CN202111077920.X | 申请日 | - |
公开(公告)号 | CN113556111A | 公开(公告)日 | 2021-10-26 |
申请公布号 | CN113556111A | 申请公布日 | 2021-10-26 |
分类号 | H03K17/22(2006.01)I;G06F1/24(2006.01)I | 分类 | 基本电子电路; |
发明人 | 吴佳;李礼;吴叶楠 | 申请(专利权)人 | 浙江威固信息技术有限责任公司 |
代理机构 | 上海塔科专利代理事务所(普通合伙) | 代理人 | 耿恩华 |
地址 | 313000浙江省湖州市德清县阜溪街道双山路136号7幢402号(莫干山国家高新区) | ||
法律状态 | - |
摘要
摘要 | 本申请涉及一种基于FPGA的上电复位电路及上电复位方法,包括依次连接的DA触发电路和DR触发电路,所述DA触发电路包括DA触发器组、n位累加器和第一进位固定电路,所述DA触发电路包括DA触发器组、n位累加器和第一进位固定电路。本发明所述上电复位方法通过所述输入时钟信号CLK持续提供信号至所述n位累加器持续加1直至发生进位,所述第一进位固定电路使所述n位累加器的进位信号保持,所述DR触发器组取消复位,最后所述m位累加器持续加1直至发生进位,并产生进位信号,当产生复位信号时,所述复位输出连接端RESET信号从0变为1,且固定为1,进而实现复位,也即实现了无需在FPGA芯片外部增加上电复位电路,且复位时间可调,成本低,灵活性高。 |
