一种时钟信号占空比修调电路

基本信息

申请号 CN202210135216.3 申请日 -
公开(公告)号 CN114337607B 公开(公告)日 2022-06-17
申请公布号 CN114337607B 申请公布日 2022-06-17
分类号 H03K3/017(2006.01)I 分类 基本电子电路;
发明人 何力;杨奕 申请(专利权)人 山东兆通微电子有限公司
代理机构 北京集佳知识产权代理有限公司 代理人 -
地址 250131山东省济南市历城区洪家楼街道二环东路2277号金桥国际2-1105A5号
法律状态 -

摘要

摘要 本发明涉及集成电路领域,公开了一种时钟信号占空比修调电路,输入时钟信号经由低通滤波器钝化后连接到比较器的正输入端,比较器、占空比调控模块和运算放大器构成负反馈回路,当输出时钟信号的占空比不为预设占空比时,占空比调控模块通过改变运算放大器的同相输入端的电压调节运算放大器的输出电压,当运算放大器的输出电压改变时,比较器输出的输出时钟信号的占空比也会发生变化,而输出时钟信号的占空比又会通过占空比调控模块影响运算放大器的同相输入端的电压,直至输出时钟信号的占空比稳定在预设占空比。可见,本发明中输出时钟信号的占空比的调节范围不受初始时钟信号的占空比的限制。