一种边界时钟窗口确定方法、电路、终端设备、存储介质
基本信息
申请号 | CN202010021725.4 | 申请日 | - |
公开(公告)号 | CN111143269A | 公开(公告)日 | 2020-05-12 |
申请公布号 | CN111143269A | 申请公布日 | 2020-05-12 |
分类号 | G06F13/42 | 分类 | 计算;推算;计数; |
发明人 | 索艳滨 | 申请(专利权)人 | 四川卫士通信息安全平台技术有限公司 |
代理机构 | 成都金英专利代理事务所(普通合伙) | 代理人 | 袁英 |
地址 | 610000 四川省成都市高新区云华路333号3栋12、13层(生产项目限分支机构在工业园区内经营) | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种边界时钟窗口确定方法,包括如下步骤:动态时钟配置:FPGA根据动态配置命令进行初始化动态时钟配置;训练数据传输:CPU查询FPGA的时钟锁定状态信息并向FPGA传输训练数据;相位循环区间测试:遍历整个相位循环区间进行动态时钟配置和传输训练;时钟窗口确定:获取FPGA返回的传输正确性测试结果,根据测试结果重新发起时钟锁定完成时钟窗口确定。本发明利用FPGA提供的PLL等时钟资源自带的动态配置接口,适配简单的软硬件逻辑功能完成时钟相位的动态配置。设计简单,同时兼具一定的自适应性。在中低速并行片间互联总线的时钟窗口确定时具有应有价值。 |
