监控多层电路板叠错次序的方法

基本信息

申请号 CN201410791011.6 申请日 -
公开(公告)号 CN104507276B 公开(公告)日 2019-04-19
申请公布号 CN104507276B 申请公布日 2019-04-19
分类号 H05K3/46(2006.01)I; G01R31/02(2006.01)I; G01R27/02(2006.01)I 分类 其他类目不包含的电技术;
发明人 徐学军 申请(专利权)人 深圳市五株科技股份有限公司
代理机构 深圳市中原力和专利商标事务所(普通合伙) 代理人 深圳市五株科技股份有限公司
地址 518035 广东省深圳市宝安区西乡镇钟屋工业区
法律状态 -

摘要

摘要 本发明提供一种监控多层板叠错次序的方法。所述监控多层板叠错次序的方法包括步骤一、提供一待检测的多层电路板、一检测电路导通的检测装置及外接电源,所述多层电路板包括工作电路板和在不同位置设有铜箔的检测电路板;步骤二、在所述检测电路板上钻出多个深度不同的通孔;步骤三、将外接电源的两端分别与所述检测电路板两端连接;步骤四、观察所述检测装置与所述检测电路板之间能否正常导通,从而判断工作电路板叠放次序的情况,完成检测后移除所述检测电路板,不会对产品本身造成任何不良影响。本发明提供的监控多层板叠错次序的方法具有快捷高效、方便直观等优点,可以有效发现叠放错误的多层电路板,提高了产品质量,避免了不良品的流出。