一种PCIe设备与主机之间的多路有序数据传输方法
基本信息
申请号 | CN201710332590.1 | 申请日 | - |
公开(公告)号 | CN107193766B | 公开(公告)日 | 2020-04-10 |
申请公布号 | CN107193766B | 申请公布日 | 2020-04-10 |
分类号 | G06F13/28;G06F13/42 | 分类 | 计算;推算;计数; |
发明人 | 严明玉;张浩;姜志颖;范东睿;叶笑春 | 申请(专利权)人 | 苏州中科集成电路设计中心有限公司 |
代理机构 | 北京科龙寰宇知识产权代理有限责任公司 | 代理人 | 苏州中科集成电路设计中心有限公司;北京中科睿芯科技有限公司 |
地址 | 215000 江苏省苏州市苏州工业园区金鸡湖大道1355号国际科技园 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种PCIe设备与主机之间的多路有序数据传输方法,该方法用于传输PCIe设备与主机之间的多路有序数据,通过构建DMA buffer对以及控制DMA buffer按照free‑>allocated‑>used‑>DMAing‑>done‑>reading‑>free的顺序变化,不仅不需要将DMA通道与数据传输路捆绑,并且仅需要使用三个指针即可对DMA buffer进行管理,从而能够保证同一路数据有序的被传送到主机或者PCIe设备,不仅降低了PCIe设备与主机之间数据传输管理的复杂度和多余的资源消耗,而且还能够完全发挥PCIe的带宽,使得实际传输带宽接近PCIe的理论峰值带宽。 |
