一种基于模块化设计的CPU网关高速主机板
基本信息
申请号 | CN202111200715.8 | 申请日 | - |
公开(公告)号 | CN113987992A | 公开(公告)日 | 2022-01-28 |
申请公布号 | CN113987992A | 申请公布日 | 2022-01-28 |
分类号 | G06F30/392(2020.01)I;G06F30/394(2020.01)I;H04L12/66(2006.01)I;G06F115/12(2020.01)N | 分类 | 计算;推算;计数; |
发明人 | 朱泽民 | 申请(专利权)人 | 无锡宏创盛安科技有限公司 |
代理机构 | 哈尔滨市阳光惠远知识产权代理有限公司 | 代理人 | 张勇 |
地址 | 214000江苏省无锡市五湖大道9号蠡湖科创中心北楼2101室 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种基于模块化设计的CPU网关高速主机板,属于CPU高速线路板设计技术领域。通过将CPU网关高速主机板设计为3个模块,对于信号频率在6GT/s以上的高速信号集中在核心板模块上,核心板模块采用高速、低信号损耗的18层PCB板材,而对于频率在6GT/s以下的低速信号则集中在管理接口模块,并采用成本比较便宜的8‑10层PCB板材;核心板模块和管理接口模块之间通过高速连接器连接,只连接必须的相互交互的信号,其他信号尽可能在核心板、管理接口板内部处理;从而降低了生产成本,而且核心板的功能简化、PCB面积减小、焊点大幅减少了约25%,大大降低了设计、加工的工程风险,降低了调试难度,提高了良品率。 |
