一种减小脉宽调制系统编码误码率的逻辑电路

基本信息

申请号 CN200820059964.3 申请日 -
公开(公告)号 CN201243268Y 公开(公告)日 2009-05-20
申请公布号 CN201243268Y 申请公布日 2009-05-20
分类号 H03K7/08(2006.01)I;H03K19/173(2006.01)I;G10L19/00(2006.01)I 分类 基本电子电路;
发明人 陶园林 申请(专利权)人 上海海德众业技术创新工程有限公司
代理机构 上海世贸专利代理有限责任公司 代理人 叶克英
地址 201400上海市奉贤区南桥镇解放东路121号501-26
法律状态 -

摘要

摘要 本实用新型公开了一种减小脉宽调制系统编码误码率的逻辑电路,其特征在于D触发器的输入端与逻辑组合电路连接,该逻辑组合电路的第一输入端与CLK信号输入端连接,该逻辑组合电路的第二输入端与PWM DATA输入端连接,该逻辑组合电路的第一输出端与D触发器的时钟输入端连接,该逻辑组合电路的第二输出端与D触发器的复位输入端连接,该D触发器的数据输入端接固定电平,该D触发器的输出端与DATA OUT数据输出端连接。它利用与载波信号有一定周期及相位关系的时钟信号对调制后的编码进行时序逻辑操作,实现对调制后的编码整形及误码剔除的效果,大大增强脉宽编码调制系统的抗干扰能力,提高编码传输的质量,降低信号解调以后的失真度。