分频器及其控制方法、时钟信号生成电路和电子设备

基本信息

申请号 CN202110473522.3 申请日 -
公开(公告)号 CN113162619A 公开(公告)日 2021-07-23
申请公布号 CN113162619A 申请公布日 2021-07-23
分类号 H03L7/181 分类 基本电子电路;
发明人 杨新;冯奎景;严迪超 申请(专利权)人 广州全盛威信息技术有限公司
代理机构 北京市立方律师事务所 代理人 张筱宁;宋海斌
地址 100176 北京市大兴区北京经济技术开发区科创十四街99号33幢D栋2层2179号(集中办公区)
法律状态 -

摘要

摘要 本申请提供了一种分频器及其控制方法、时钟信号生成电路和电子设备。该分频器包括:第一信号发生单元生成包括至少一个第一信号的第一信号序列,时钟信号序列的每组时钟信号包括2n+1个时钟信号;第一信号的跳变沿,与一组时钟信号的第n+2个时钟信号的跳变沿对应;反相单元;第二信号发生单元生成包括至少一个第二信号的第二信号序列,第二信号中,跳变沿与一组反相时钟信号中第1个反相时钟信号的跳变沿对应,反相跳变沿与第n+1个反相时钟信号的跳变沿对应;组合逻辑单元对第一信号序列和第二信号序列做组合逻辑运算;二分频单元用于生成等占空比的2n+1分频信号序列。本申请能够降低竞争冒险的几率,降低产生信号毛刺几率。