一种具有高电源噪声抑制比的锁相环电路
基本信息
申请号 | CN202011336536.2 | 申请日 | - |
公开(公告)号 | CN112242841A | 公开(公告)日 | 2021-01-19 |
申请公布号 | CN112242841A | 申请公布日 | 2021-01-19 |
分类号 | H03L7/099(2006.01)I;H03L7/085(2006.01)I | 分类 | 基本电子电路; |
发明人 | 张晓敏 | 申请(专利权)人 | 灿芯半导体(苏州)有限公司 |
代理机构 | 上海湾谷知识产权代理事务所(普通合伙) | 代理人 | 倪继祖 |
地址 | 215006江苏省苏州市吴中区苏州工业园区通园路208号苏化科技园6号305-309室 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种具有高电源噪声抑制比的锁相环电路,包括:鉴频鉴相器、电荷泵、环路滤波器和分频器,还包括:自校准频率电路和电源噪声抑制压控振荡器,所述鉴频鉴相器的输出端连接所述电荷泵的输入端;所述电荷泵的输出端连接所述环路滤波器的输入端和所述电源噪声抑制压控振荡器的第一输入端;所述电源噪声抑制压控振荡器的输出端作为电路信号输出端,并连接所述分频器的输入端;所述分频器的输出端输出反馈时钟给所述鉴频鉴相器的一个输入端,所述鉴频鉴相器的另一个输入端接收基准时钟。本发明解决现有抑制电源噪声技术中过多消耗面积功耗和调谐范围较窄的问题。 |
