超低相位噪声时钟缓冲器

基本信息

申请号 CN202110329331.X 申请日 -
公开(公告)号 CN113098446A 公开(公告)日 2021-07-09
申请公布号 CN113098446A 申请公布日 2021-07-09
分类号 H03K3/012(2006.01)I;H03K3/02(2006.01)I 分类 基本电子电路;
发明人 史良俊;刘钰;刘奕国;陈照;黄皎 申请(专利权)人 无锡力芯微电子股份有限公司
代理机构 无锡知更鸟知识产权代理事务所(普通合伙) 代理人 张涛
地址 214028江苏省无锡市新区新辉环路8号无锡力芯微电子有限公司设计部
法律状态 -

摘要

摘要 本发明涉及集成电路技术领域,具体是涉及一种超低相位噪声时钟缓冲器。本发明的超低相位噪声时钟缓冲器,包括耦合电容、第一倒相器、第一信号选择器、整形驱动电路和信号通道组;耦合电容用于对输入信号进行耦合;第一倒相器包括PMOS管和NMOS管,构成第一倒相器的PMOS管和NMOS管的沟道长度不低于特征尺寸的5倍;整形驱动电路用于对输入信号进行整形,并增强驱动能力;信号通道组包括若干组信号通道,信号通道用于产生经缓冲放大后的输出时钟信号。本发明通过对整体的结构和缓冲器的单元结构进行设计,能够将相位噪声降低到‑100dBc/Hz以下,甚至‑120dBc/Hz以下。