采用混合压缩两级流水乘加单元的数字信号处理器

基本信息

申请号 CN200410015737.7 申请日 -
公开(公告)号 CN1324456C 公开(公告)日 2007-07-04
申请公布号 CN1324456C 申请公布日 2007-07-04
分类号 G06F7/52(2006.01);G06F7/50(2006.01);G06F7/48(2006.01);G06F7/38(2006.01);G06F7/00(2006.01) 分类 计算;推算;计数;
发明人 陈健;王田;徐如淏 申请(专利权)人 上海领微科技有限公司
代理机构 上海交达专利事务所 代理人 毛翠莹
地址 200240上海市闵行区东川路800号
法律状态 -

摘要

摘要 一种采用混合压缩两级流水乘加单元的数字信号处理器,在算术运算单元设计了两级流水线结构的乘加单元,基4改进的Booth编码单元以及3∶2压缩器和4∶2压缩器混合的压缩树单元构成第一级流水线,72位3∶2压缩器和72位超前进位加法器,选择器,选择器控制线构成第二级流水线,混合压缩树单元以一个4∶2压缩器作根基,向上生长两个分枝,直到顶部分枝所能接受的信号数达到或超过所要压缩的信号数,同时规定只有最高层才能由3∶2压缩器构成,并且除了次高层外,底下层上生长的分枝是完备的。本发明特别设计的乘加单元在时延降低的同时减少了芯片面积,提高了芯片的频率和性能,增加了芯片的性价比。