基于FPGA的Cm时钟恢复算法、系统、存储介质及设备

基本信息

申请号 CN202111465069.8 申请日 -
公开(公告)号 CN114157383A 公开(公告)日 2022-03-08
申请公布号 CN114157383A 申请公布日 2022-03-08
分类号 H04J3/16(2006.01)I;H04L7/00(2006.01)I 分类 电通信技术;
发明人 董鑫 申请(专利权)人 安徽皖通邮电股份有限公司
代理机构 合肥蓝东知识产权代理事务所(普通合伙) 代理人 陶志国
地址 230000安徽省合肥市庐阳区阜阳北路334号
法律状态 -

摘要

摘要 本发明公开了一种基于FPGA的Cm时钟恢复算法、系统、存储介质及设备,方法包括通过计算机设备执行以下步骤,将接受侧的业务时钟信息数字化封装在开销中用异步时钟传递给下游通信设备,下游设备在收到Cm信息之后,能够根据一系列计算恢复出上游设备的原初时钟信息;本发明通过让每一帧ODU0携带Cm信息,算得STM4的实时Cm值,换算成JC开销值,通过ODU0开销传给线路侧,线路侧收到ODU0帧后,解出JC值,进而换算成Cm值。从而在异步时钟通信中,实现了通过Cm值的方法恢复时钟。本发明相对于之前压水线的方式,节省了压控振荡器等硬件需求;采用逐级映射,更契合GMP,AMP映射,相对而言应用更加广泛;生成的是时钟信号,而不是速率信号,因此可以直接给时钟芯片使用。