基于FPGA的以太网伺服接口电路
基本信息
申请号 | CN200920107680.1 | 申请日 | - |
公开(公告)号 | CN201409144Y | 公开(公告)日 | 2010-02-17 |
申请公布号 | CN201409144Y | 申请公布日 | 2010-02-17 |
分类号 | H04L12/56(2006.01)I;H04L12/28(2006.01)I | 分类 | 电通信技术; |
发明人 | 项久鹏;高军 | 申请(专利权)人 | 北京超同步科技有限公司 |
代理机构 | 北京安信方达知识产权代理有限公司 | 代理人 | 北京超同步科技有限公司 |
地址 | 100083北京市海淀区学清路16号学知轩1215室 | ||
法律状态 | - |
摘要
摘要 | 本实用新型公开了一种基于FPGA的以太网伺服接口电路,以及一种以太网主从控制系统,以减少通讯总线传输的延迟;其中该基于FPGA的以太网伺服接口电路包括:输入接口,接收发送到本站的报文;读取模块,从所述报文中读取控制本站的数据;处理模块,对所述控制本站的数据进行处理,得到处理结果;插入模块,将所述处理结果插入到所述读取之后的报文中,产生本站报文;输出接口,发送所述本站报文;本实用新型通过硬件实现数据传输,与协议堆栈软件的实时运行系统和处理器性能无关;可以使状态数据与任何数据进行并行传输,减小了输出编址的延迟。 |
